Sari la conținut
ELFORUM - Forumul electronistilor

Simulări şi discuţii teoretice pentru schema de ,,oscilator universal,,


Postări Recomandate

Acum 10 ore, nanopico a spus:

Stabilitatea este cu atat mai buna cu cat amplificarea pe bucla de reactie pozitiva este reglata la valoarea minima necesara intretinerii oscilatiilor.

VAX
 
Postat Iunie 12 (editat)
Concluzia ar fi ca oscilatoarele (universale sau de care or fi) cu stabilizarea amplitudinii prin AGC trebuie sa aiba reglaje independente pe cele doua bucle, de RF si de AGC, ca sa functioneze bine. Pe bucla de RF se regleaza transferul (reactia) cu putin peste pragul de intrare in oscilatie, iar pe cea de AGC astfel incat sa se stabilizeze nivelul oscilatiei RF fara sa intre bucla in oscilatii de joasa frecventa.

>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>

Mie mi se pare ca amandoi spuneti acelasi lucru in formulari diferite.

Link spre comentariu

Asimetria apare dupa amplificatorul cu JFET (in drena - la schema din Conex) in conexiune cu sursa la masa, din cauza caracteristicii de transfer parabolice. Pe circuitul oscilant LC oscilatia este simetrica (este filtrata).

Ar trebui amplificator RF liniarizat prin reactie negativa.

Din acest motiv este avantajos sa obtii direct oscilatii de nivel mai mare, care nu necesita amplificare in tensiune.

Am precizat de mai multe ori ca aparitia armonicelor (functionarea in regim nesinusoidal) la un oscilator duce la scaderea frecventei oscilatiilor sub valoarea celei teoretice (de rezonanta LC). Din acest motiv trebuie ca reactia sa fie minima, arat cat sa duca la amorsarea oscilatiilor. Un circuit AGC (ALC) care sa mentina amplitudinea constanta (constant si gradul de armonice) imbunatateste stabilitatea frecventei de oscilatie. Afirmatia este valabila si pentru oscilatoarele cu cuart (referintele de frecventa - baza de timp).

 

Cine are nevoie de sinusoida pura, in cazul unor masurari de laborator, poate sa puna dupa oscilator un filtru acordabil ( cu condensator variabil cu mai multe sectiuni), cu doua sau trei celule LC. Filtrul respectiv se poate utiliza si ca preselector conectat intre antena si radioreceptor.

Link spre comentariu

Si mixerul rusesc ;

28.jpg

29.jpg

>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>>

EDIT: am uitat sa trec pe desen, VM1 este intotdeauna verde.

Editat de Vizitator
Link spre comentariu

Este de importanta extrema pentru stabilitatea frecventei (ce depinde de amplificator, nu de cvadripolul de reactie) ca oscilatorul sa functioneze sinusoidal. Intrarea in limitare duce automat la scaderea frecventei de oscilatie.

Aici puteti vedea cum se comporta oscilatorul universal inainte de actionarea circuitului AGC, cand sinusoida este puternic deformata, si dupa stabilizarea amplitudinii si intrarea in regimul sinusoidal.

 

Oscilatie_LC.thumb.jpg.259316502554494204215ac8db9ae8a0.jpg

 

La inceput frecventa este de 2.683MHz (pentru valorile elementelor de circuit date).

 

Pornire_2.683MHz.thumb.jpg.388c24d79db850ea6da3a3a121cd5090.jpg

 

Dupa intrarea in regimul sinusoidal frecventa de oscilatie creste la 12.03MHz.

 

Sinusoidal_12.03MHz.thumb.jpg.e66110d53fb96a8b7f172f090a5e538f.jpg

 

Chiar si in regimul sinusoidal amplificatorul lucreaza cu usoara neliniaritate, ca altfel nu s-ar stabiliza amplitudinea oscilatiilor. Insa este controlata de circuitul AGC.

Din acest motiv este indicat sa se utilizeze circuite AGC la oscilatoare si sa nu se stabilizeze amplitudinea oscilatiilor prin limitare (ciuntire a varfului sinusoidei) cu jonctiuni p-n care intra in conductie, sau prin intrarea in saturatie/blocare a tranzistoarelor din oscilator.

Oscilatoarele cu AGC sunt mai stabile (in general) decat cele cu limitarea amplitudinii cu diode, dar au zgomotul de faza mai mare (in general).

Link spre comentariu

Va referiti la schema dumneavoastra, presupun. T3 lucreaza ca amplificator cu baza la masa si este comandat in emitor de curentul din drena lui T2. Circuitul acordat din colectorul lui T3 filtreaza semnalul generat de T1 si T2, elimina armonicele rezultate in urma limitarii. Nu are efect pozitiv asupra stabilitatii frecventei de oscilatie pentru ca nu face parte din bucla de reactie. Oscilatorul este cu T1 si T2.

Link spre comentariu

Am mai multa incredere in simularile cu Circuit Maker 6.2c Pro, chiar daca este de pe vremea cand se lucra cu Win 98, decat in cele cu LT Spice.

Circuit Maker a fost facut de meseriasi adevarati (de la MicroCode Engineering), este usor de utilizat, merge la simulare "ca uns". LT Spice arata ca ca un program facut de amatori, este incomod la editarea schemei, merge greu la simulare (frameaza) si am impresia ca nici nu simuleaza corect.

 

Am simulat cu cele doua programe schema de oscilator simplu cu tranzistoare cuplate in emitor.

 

 

Osc_EC_schema.thumb.jpg.26cf56b2c3fb604c4bc21d9df6e03ed5.jpg

 

Semnalul generat este limitat, nu este sinusoida curata. Din cauza cuplajului direct al lui Q2 la circuitul LC (transferul pe bucla prea mare).

 

Osc_CM.thumb.jpg.33f7e81ea4317a6b22d04541c57e1a22.jpg

 

Detaliu

 

Osc_CM_detaliu.thumb.jpg.b2366e2ea4f11bff12b43861132a834c.jpg

 

Oscilatia devine sinusoidala daca R2 se micsoreaza la sub 6k, pentru R1=100k.

 

83790108_R25k.thumb.jpg.cf757c117b4a3fc117855afdad0b10e0.jpg

 

Am exportat fisierul SPICE.net creat cu CM si l-am simulat cu LT Spice. Rezultatul este la fel, deci cele doua simulatoare sunt compatibile.

 

Spice_net.thumb.jpg.27c969b857d1468b3c5483d8e1c44b05.jpg

 

 

Osc_LTSpice.thumb.jpg.7e773ab9961eb7c7d0e59336aef7ec34.jpg

 

 

Osc_LTSpice_detaliu.thumb.jpg.89a015c2cc0166e6aa780c7790662cd8.jpg

 

Dupa asta am editat (cu chinuri) schema oscilatorului cu LT Spice si am simulat-o.

 

SCH-LTspice.thumb.jpg.a6fe04e8a2944e9c8696727b002e351f.jpg

 

 

Sim_LTspice.thumb.jpg.96730036a2819064ef2046f58ea36f24.jpg

 

Detaliu

 

Sim_LTspice_detaliu.thumb.jpg.f895e86a30da8ab9c5cb3f3315e83b56.jpg

 

Semnalul rezultat prin simulare este sinusoidal, ceea ce nu este logic pentru ca jonctiunile C-B intra in conductie pe varfurile sinusoidei.

 

Am simulat si pentru R1=10k si acum apare limitarea, dar este in neregula (deformata).

 

Sim_LTSpice_R1_10k.thumb.jpg.3aa70ddf775531db7f222668b7ac69f7.jpg

 

Diferentele la simulare intre LT Spice si CM par sa fie de la parametrii componentelor din librarii.

Cine nu ma crede, sa instaleze cele doua programe si sa se convinga singur.

 

Eu folosesc CM 6.2c Pro, la care am completat libraria de componente cu ce este la CM 2000 (mai bogata).

 

 

 

 

Link spre comentariu

Am incercat si cu Simetrix/Simplis (Demo), un program de simulare SPICE folosit nai mult

la analizarea functionarii surselor in comutatie. Fiind versiune DEMO, nu permite analiza la precizie maxima (full quad precision) si in consecinta nu pune in evidenta limitarea sinusoidei. Presupun ca programul FULL merge mai bine.

 

Simetrix_Simplis.thumb.jpg.c847f98a4a5708071d47a50c185dfa77.jpg

 

Simetrix_precision.thumb.jpg.cf54275668d23ae516514db376ab900a.jpg

 

 

Sim_SIMPLIS.thumb.jpg.82db6c0811f5ac38d9e28467f6d3d5d4.jpg

 

Sim_SIMPLIS_D2.thumb.jpg.d78bd59e6e462fcb54a44bc42d90502c.jpg

 

Am sa incerc mai multe simulatoare, unul de la Intusoft - ICAP/4, Microcap, B2 Spice.

 

 

 

Link spre comentariu

Simulare cu Microcap 10.4, pentru rezistorul din emitoare de 10k.

 

MC10_sch.thumb.jpg.dab135ae593af1d6e4c36a385c0dba1f.jpg

 

MC10_sim.thumb.jpg.d1a57027b2655bfb6dc177f8a435b353.jpg

 

MC10_sim_detaliu.thumb.jpg.7e7c95d1cf61d1a2c90401c9670783ec.jpg

 

Apare limitarea semnalului, varfurile sinusoidei sunt aplatizate.

Se lucreaza greu si cu MC10, incepand cu editarea schemei, nu se compara cu Circuit Maker in privinta asta. Este bine ca macar simuleaza corect.

 

 

Link spre comentariu

Nu rezolvi problema respectiva, in plus nu poti sa asiguri tensiunile pe JFET ca sa functioneze corect, daca mentii cuplajul direct intre tranzistoare si LC. Cu JFET trebuie sa treci la cuplaj prin condensator, cum am aratat la schemele postate anterior (cu structura diferentiala).

Varianta initiala poate fi adusa la regimul sinusoidal doar daca se cresc pierderile (se reduce transferul pe bucla) cu un rezistor de suntare pus in paralel pe circuitul LC. Valoarea optima a acelui rezistor se determina experimental.

Sau poti sa reduci transferul prin cuplaj cu divizor de tensiune (capacitiv - varianta optima, sau rezistiv), astfel incat la baza lui Q2 sa ajunga doar o mica parte din tensiunea RF de pe circuitul oscilant LC (adica din colectorul lui Q1). Insa in acest caz se renunta la cuplajul direct, ceea ce duce la reducerea cuplajului la frecventa joasa, oscilatorul nu mai este universal.

Link spre comentariu

Creează un cont sau autentifică-te pentru a adăuga comentariu

Trebuie să fi un membru pentru a putea lăsa un comentariu.

Creează un cont

Înregistrează-te pentru un nou cont în comunitatea nostră. Este simplu!

Înregistrează un nou cont

Autentificare

Ai deja un cont? Autentifică-te aici.

Autentifică-te acum
×
×
  • Creează nouă...

Informații Importante

Am plasat cookie-uri pe dispozitivul tău pentru a îmbunătății navigarea pe acest site. Poți modifica setările cookie, altfel considerăm că ești de acord să continui.Termeni de Utilizare si Ghidări